一个非常好的网站,它收集非常多的资源,比如
工业标准:<a target=_blank href=http://www.interfacebus.com/Standards.html>http://www.interfacebus.com/Standards.html</a>
总线标准:<a target=_blank href=http://www.interfacebus.com/Interface_Bus_Types.html>http://www.interfacebus.com/Interface_Bus_Types.html</a>
LINUX下的PCI开发
微软公司收集的大量硬件技术规范与开发链接。
The PCI IP core (PCI bridge) is a member of a family of open source cores. It is a bus bridge device between the WISHBONE SoC bus and the PCI local bus. Both sides of bridge can operate at totally independent clock frequencies. It consists of two independent units, one handling transactions originating on the PCI bus, the other one handling transactions originating on the WISHBONE bus. Performance features include 32-bit bus interfaces on both sides, high level of performance and flexibility like burst data transfers, memory access optimizing command usage etc.
The code is completely GENERIC (except for RAM primitives), which makes the core easily retargetable for any FPGA or ASIC technolog
有关CompactPCI的大量技术文档。
1
简介
  Peripheral Component Interconnect,PCI是一种比较流行的接口技术,速度快是它的优点。
相关网站